异步片上网络自动生成及模拟方法的研究 10月03日
【摘要】随着半导体集成工艺的高速发展,晶体管的特征尺寸迅速的缩小,单个硅片上集成了越来越多的复杂功能电路。集成电路面临着时钟偏斜、时钟抖动、时钟功耗以及设计复杂度等一系列的问题。近年来,全局异步局部同步(globallyasynchronousandlocallysynchronous,GALS)作为一种新的设计方法成为片上系统的研究热点。异步片上网络的高可扩展性、高模块化、高并发性、时钟本地化等 […]
【摘要】随着半导体集成工艺的高速发展,晶体管的特征尺寸迅速的缩小,单个硅片上集成了越来越多的复杂功能电路。集成电路面临着时钟偏斜、时钟抖动、时钟功耗以及设计复杂度等一系列的问题。近年来,全局异步局部同步(globallyasynchronousandlocallysynchronous,GALS)作为一种新的设计方法成为片上系统的研究热点。异步片上网络的高可扩展性、高模块化、高并发性、时钟本地化等 […]